IP Core ARINC 818

ip core arinc 818 - IP Core ARINC818
ip core arinc 818 - IP Core ARINC818

Atomic IP Core

L’IP Core ARINC 818 de Great River Technology est un moyen simple d’implémenter des interfaces conformes à l’ARINC 818 dans de nombreux FPGA. L’IP Core se combine avec les tuiles série à haute vitesse du FPGA (par exemple les tuiles GX ou GT) pour réaliser des interfaces ARINC 818 jusqu’à 10,0 Gbps. L’IP Core peut être utilisé sous différentes formes : transmission uniquement, réception uniquement ou pour des applications de transmission et de réception.
L’IP Core dispose de nombreux paramètres flexibles au moment de la compilation, permettant différentes vitesses de liaison, segmentations de ligne et méthodes de synchronisation de ligne. L’IP Core peut être configuré pour différentes résolutions et méthodes d’empilement de pixels. Les données auxiliaires transmises peuvent utiliser des valeurs par défaut (définies au moment de la compilation) ou les données peuvent être mises à jour en temps réel via l’interface de registre.
L’ARINC 818 IP Core est livré sous forme de VHDL crypté. Great River Technology propose également un ensemble Airborne Atomic IP Core comprenant tous les éléments requis pour la certification DO-254.
Great River Technology propose actuellement l’ARINC 818 IP Core pour une large gamme de FPGA Intel et Xilinx.

Fiche technique
Description
Attributs
Référence

Applications

  • FPGA à canal unique ou multiple
  • Liens liés aux canaux
  • Switch ARINC 818 (ou commutateurs ARINC 818)
  • Concentrateurs vidéo

Caractéristiques

  • Configurable avec la majorité des résolutions vidéo et fréquences d’images
  • Vitesses de liaison ARINC 818 : 1X, 2X, 3X, 4X, 5,0 Gbps, 6X, 8X et 10,0 Gbps
  • Types de pixels : RGB 8:8:8, ARGB 8:8:8:8, RGB 5:6:5, Mono 8-bit, « No Pack » pour tout type de pixel pré-emballé
  • Compatible avec la vidéo progressive et entrelacée
  • Fournit des ports d’émission et de réception de bus de pixels 32 bits simples avec des horloges de pixels indépendantes
  • Moins d’une ligne vidéo en réception et en émission
  • Synchronisation de ligne : Transmission synchrone en ligne ou non synchrone en ligne ; configurable pour les pixels souhaités par ligne
  • Données auxiliaires de l’objet 0 : Prise en charge de la mise à jour en temps réel des données Obj 0 de l’émetteur ; définition des données de transmission Obj 0 par défaut au moment de la compilation ; récupération complète des données Obj 0 par le récepteur
  • Fournit des indicateurs d’état du récepteur et de détection d’erreur
  • Options d’instanciation : Émetteur uniquement, récepteur uniquement ou émetteur-récepteur en duplex intégral

Support FPGA :

  • Altera Arria V
  • Altera Arria X
  • Altera Stratix V
  • Altera Cyclone V
  • Altera Cyclone X
  • Xilinx Spartan-6
  • Xilinx Artix-7
  • Xilinx Kintex-7
  • Xilinx Kintex-Ultrascale
  • Xilinx Kintex-Ultrascale Plus
  • Xilinx Virtex-6
  • Xilinx Zynq
  • Xilinx Zynq-Ultrascale Plus
  • Xilinx Virtex Ultrascale
  • Xilinx Virtex Ultrascale Plus
  • Xilinx Virtex 7
  • Microsemi PolarFire

Protocole ARINC 818

ARINC 818 : le bus vidéo numérique pour l’avionique.

L’interface et protocole standard vidéo ARINC 818 offre une bande passante élevée, une faible latence et des transmissions vidéo numériques non compressées.

La norme a été avancée par l’ARINC et la communauté aérospatiale pour répondre aux besoins stricts de la vidéo numérique haute performance. Avant même sa publication, le protocole a été adopté par les principaux programmes aérospatiaux et militaires, et il est devenu la norme de facto pour les systèmes vidéo militaires à haute performance.

Plus d’informations sur le protocole ARINC 818 : http://www.arinc-818.eu/fr/

ARINC 818
Débit 5 Gbps, 10 Gbps
Fournisseur Great River Technology
Interface ARINC 818
  • IP Core ARINC 818

L’IP Core se combine avec les tuiles série à grande vitesse du FPGA pour réaliser des interfaces ARINC 818 jusqu’à 10,0 Gbps.